在當(dāng)下這個(gè)社會(huì)中,,報(bào)告的使用成為日常生活的常態(tài),,報(bào)告具有成文事后性的特點(diǎn)。怎樣寫報(bào)告才更能起到其作用呢,?報(bào)告應(yīng)該怎么制定呢,?下面是小編帶來的優(yōu)秀報(bào)告范文,希望大家能夠喜歡!
實(shí)驗(yàn)報(bào)告.doc 實(shí)驗(yàn)報(bào)告示例篇一
pc機(jī) gx-cide-soc/sopc綜合創(chuàng)新開發(fā)平臺(tái) gx-cide-soc/sopc綜合創(chuàng)新開發(fā)試驗(yàn)平臺(tái)核心板 萬用表 軟件:quartus ii 8.0 3實(shí)驗(yàn)內(nèi)容 實(shí)現(xiàn)一組正弦數(shù)字信號(hào)經(jīng)過高速并行da,、ad轉(zhuǎn)換的完整過程 4試驗(yàn)原理(1)定制一個(gè)深度為64,,寬度為8為lpm——rom存放正弦數(shù)據(jù)(用matlab,excel等工具產(chǎn)生),,本實(shí)驗(yàn)所采用的正弦數(shù)據(jù)如下:
128 140 152 165 176 188 198 208 218 226 234 240 245 250 253 254 255 254 253 250 245 240 234 226 218 208 198 188 176 165 152 140 128 115 103 90 79 67 57 47 37 29 21 15 10 5 2 1 0 1 2 5 10 15 21 29 37 47 57 67 79 90 103 115 說個(gè)題外話就是有關(guān) matlab,,這是一個(gè)非常強(qiáng)大的數(shù)學(xué)工具,,他有自己的語(yǔ)言叫 m 語(yǔ)言并且擁有大量預(yù)定義函數(shù),而且可以用 plot 等函數(shù)畫圖,,不僅如此還可以畫三維圖像,,這些還不夠,matlab 最吸引我的一點(diǎn)是有很多強(qiáng)大的工具箱,,像我我們專業(yè)要學(xué)習(xí)信號(hào)與系統(tǒng),、自動(dòng)控制原理都要和信號(hào)打交道,matlab 中有一個(gè) simulink 仿真,,是一個(gè)非常友好的人機(jī)交互界面,,我們可以做很簡(jiǎn)單的操作來連接組件產(chǎn)生信號(hào),然后在 scope 中看圖像,。下面是截圖(我用的是 2013a):第一幅圖是 simulik 的位置,,第二幅圖是我做的簡(jiǎn)單的 simlink 仿真,左側(cè)都是些做過的仿真題號(hào)
以上均為豐富報(bào)告內(nèi)容下面言歸正傳,,malab 生成正弦信號(hào)數(shù)據(jù)表是這樣生成的:
x=0:0.01:2*pi;for n=1:length(x)data(n)=sin(x(n));end 這代碼是這意思:
生成一位數(shù)組起始為 0,,終止為 2*pi,每小段間隔 0.01,,for 循環(huán)語(yǔ)句 定義數(shù)組 n 由 1 開始x 數(shù)組的長(zhǎng)度為終止步長(zhǎng)為默認(rèn) 1 開始循環(huán),,逐步生成數(shù)組 data,其第 n 項(xiàng)賦值為 x 的第 n項(xiàng),,結(jié)束循環(huán),。我們看看結(jié)果,如果打入 data,,會(huì)顯示所有數(shù)據(jù),(非常長(zhǎng)不截圖了),,如果看圖的話就打入 plot(data)或者 plot(x,data)建議打后者,,后者非常清楚的看出 x 為自變量 data 為 因 變 量 下 面 是 截 圖
我們回去看看老師課件給的數(shù)據(jù):
128 140 152 165 176 188 198 208 218 226 234 240 245 250 253 254 255 254 253 250 245 240 234 226 218 208 198 188 176 165 152 140 128 115 103 90 79 67 57 47 37 29 21 15 10 5 2 1 0 1 2 5 10 15 21 29 37 47 57 67 79 90 103 115 起初我以為是二維數(shù)據(jù),其實(shí)不是,,只是數(shù)據(jù)太長(zhǎng)換行了而已,。
(2)編寫正弦發(fā)生器,調(diào)用 lpm_rom 并內(nèi)部計(jì)數(shù)產(chǎn)生輸出地址,,循環(huán)輸出正弦數(shù)據(jù),,作為 da 的輸入。將 da 的模擬輸入作為 ad 的輸入,,最后的嵌入式邏輯分析儀采樣 ad 的數(shù)字輸出,,應(yīng)該能準(zhǔn)確的反映正弦輸入。
(3)用 pll 產(chǎn)生針線發(fā)生器,、da 和 ad 的始終,,根據(jù)芯片的時(shí)序圖正確控制芯片時(shí)序,。
下面開始說操作了!打 開 quartus ii
新建工程 安排好路徑,,然后正確選擇器件 下一步是生成內(nèi)存初始化文件
然后將先前的正弦數(shù)據(jù)表填入其中(做實(shí)驗(yàn)時(shí)我就每填,,老師跟我一說我才發(fā)現(xiàn))做完跟工程保存在一起。
生成頂層原理圖 然后在面板上右鍵加元器件
之后咱想加什么元器件在 name 里面輸名字就好了 然后將 lmp_rom 實(shí)例化生成我們需要的 data_rom 將 文件生成器件,,這一步很常用,,后面的試驗(yàn),我們都需要用代碼生成我們需要的器件 下一步操作是生成宏功能模塊鎖相環(huán),,把頻率和相位都設(shè)置好 元器件都生成好后,,就可以手動(dòng)連接了很方便
連接好后應(yīng)為 電路連接完成后進(jìn)行全編譯,全編譯完成后就能鎖定管腳了,。
然后在每個(gè)頂層原理圖的管腳 location 處填入對(duì)應(yīng)的芯片管腳,,可以鍵盤輸入。
鎖定完成后,,管腳信息一目了然 再次全編譯 然后是加入內(nèi)嵌式邏輯分析儀,,工作快進(jìn)入尾聲了 將時(shí)鐘加入 signal configuration 里的 clock 中 將輸出端口加入 auto_signaltap_0 中,并將同類端口分組 保存設(shè)置并全編譯 最 后 工 作 是 下 載 了,,將 單 片 機(jī) 打 開,,并 連 接 上 電 腦 數(shù) 據(jù) 線
選擇好需要下載程序的 usb 端口,找到需要下載的文件,,下載,。
運(yùn)行內(nèi)嵌式邏輯分析儀 課件給的圖是這樣的 我 做 的 是 這 樣 的體會(huì):第一次試驗(yàn)課件給的操作十分詳細(xì),有一部分比較復(fù)雜就是設(shè)置相位和頻率的那一部分,,但在之后的實(shí)驗(yàn)中就沒有這項(xiàng)了,。比較有意思的是內(nèi)嵌式邏輯分析儀,后面的試驗(yàn)會(huì)發(fā)現(xiàn)當(dāng)我們操作單片機(jī)的時(shí)候,,內(nèi)嵌式邏輯分析儀中數(shù)據(jù),、圖像也會(huì)跟著變化非常方便,直觀,。
1實(shí)驗(yàn)一報(bào)告
(實(shí)驗(yàn)一)
vfp實(shí)驗(yàn)一
必修一實(shí)驗(yàn)
數(shù)字信號(hào)實(shí)驗(yàn)一